Auf einen Blick
- Aufgaben: Gestalte digitale IPs und integriere sie in maßgeschneiderte FPGA-Plattformen.
- Arbeitgeber: Codasip revolutioniert das Halbleiterdesign mit innovativen RISC-V Prozessorlösungen.
- Mitarbeitervorteile: Flexibles Arbeiten in einem unterstützenden Team mit modernsten Technologien.
- Warum dieser Job: Sei Teil eines kreativen Teams, das an der Spitze der Technologie arbeitet und echte Veränderungen bewirkt.
- Gewünschte Qualifikationen: Erfahrung in RTL-Design mit VHDL/Verilog und FPGA-Entwicklung ist erforderlich.
- Andere Informationen: Möglichkeit zur Zusammenarbeit mit Experten aus verschiedenen technischen Bereichen.
Das voraussichtliche Gehalt liegt zwischen 48000 - 84000 € pro Jahr.
Bei Codasip definieren wir, was im Halbleiterdesign möglich ist. Als eines der innovativsten Unternehmen für Prozessorlösungen entwickeln wir leistungsstarke, energieeffiziente CPU-Kerne und modernste proprietäre Werkzeuge, die eine vollständige Anpassung ermöglichen – alles basierend auf der offenen RISC-V-Architektur.
Unser Custom Compute-Ansatz ermöglicht es Entwicklern, sich auf der Prozessor-Ebene zu differenzieren. Mit unserer einzigartigen Architektur-Beschreibungssprache (CodAL) und unserem leistungsstarken Automatisierungstool für das Prozessor-Design (Codasip Studio) helfen wir führenden Technologieunternehmen, intelligentere, schnellere und effizientere Systeme-on-Chip zu entwickeln.
Wir suchen einen Senior FPGA Design Engineer, der unser Team verstärkt und hilft, ein ganz neues Paradigma im Halbleiter- und Mikroprozessor-Design zu realisieren. Diese umfassende Rolle umfasst das Design von digitalen IPs, die Integration von IP in systemlevel Plattformen und die Entwicklung neuer Plattformen, die unsere angepassten RISC-V-Kerne integrieren.
Sie werden in Bereichen wie Sicherheit und KI/ML-Beschleunigung, CPU-Kern-Anpassung und der Erstellung von Subsystemen, die auf FPGA-Plattformen abgebildet sind, arbeiten. Unser Team ist eine multidisziplinäre Gruppe von Experten in Architektur, Hardware, Software und Testing, die in den Codasip Labs untergebracht ist – dem Innovationszentrum von Codasip.
Was werden Sie tun?
- RTL-Design für Hardware-Blöcke auf FPGA-Plattformen
- Integration und Anpassung von Komponenten in FPGA-Plattformen für anwendungsspezifische Nutzung
- Beitrag zum Design und zur Entwicklung von RISC-V-basierten FPGA-Plattformen
- Enge Zusammenarbeit mit Verifikations-, Validierungs- und Embedded-Software-Ingenieuren
Was Sie benötigen:
- Starke Erfahrung im RTL-Design mit VHDL, Verilog oder SystemVerilog
- Praktische Erfahrung mit Xilinx/AMD FPGA-Entwicklungsabläufen mit Vivado
- Vertrautheit mit FPGA-Boards und physikalischen Testgeräten
- Kompetenz in Versionskontrollwerkzeugen (vorzugsweise Git)
- Solide technische Kommunikationsfähigkeiten
Bonus, wenn Sie haben:
- Embedded-Software-Fähigkeiten (C/C++)
- Erfahrung mit RISC-V-Prozessoren
- Erfahrung in der Entwicklung von kryptografischen/Sicherheitsbeschleunigern
- Neugier und Engagement für kontinuierliches Lernen
Was ist für Sie drin?
Schließen Sie sich einem flexiblen, offenen und unterstützenden Team neugieriger Ingenieure an, die an modernen, hochmodernen Produkten arbeiten. Sie werden an Projekten von der frühen Prototypenentwicklung bis zur endgültigen Produktion beteiligt sein und über mehrere Teams und technische Bereiche hinweg zusammenarbeiten.
Senior FPGA Design Engineer Arbeitgeber: Codasip
Kontaktperson:
Codasip HR Team
StudySmarter Bewerbungstipps 🤫
So bekommst du den Job: Senior FPGA Design Engineer
✨Tipp Nummer 1
Informiere dich über die neuesten Entwicklungen im Bereich RISC-V und FPGA-Design. Zeige in Gesprächen, dass du ein tiefes Verständnis für diese Technologien hast und wie sie in der Industrie angewendet werden.
✨Tipp Nummer 2
Netzwerke mit Fachleuten aus der Halbleiterbranche, insbesondere mit denen, die Erfahrung in der Arbeit mit Codasip oder ähnlichen Unternehmen haben. Nutze Plattformen wie LinkedIn, um Kontakte zu knüpfen und wertvolle Einblicke zu gewinnen.
✨Tipp Nummer 3
Bereite dich darauf vor, deine praktischen Erfahrungen mit FPGA-Entwicklung und RTL-Design in technischen Gesprächen zu demonstrieren. Sei bereit, spezifische Projekte oder Herausforderungen zu besprechen, die du erfolgreich gemeistert hast.
✨Tipp Nummer 4
Zeige deine Neugier und dein Engagement für kontinuierliches Lernen, indem du an relevanten Online-Kursen oder Workshops teilnimmst. Dies kann dir helfen, deine Fähigkeiten zu erweitern und dich von anderen Bewerbern abzuheben.
Diese Fähigkeiten machen dich zur top Bewerber*in für die Stelle: Senior FPGA Design Engineer
Tipps für deine Bewerbung 🫡
Verstehe die Anforderungen: Lies die Stellenbeschreibung sorgfältig durch und achte auf die spezifischen Anforderungen an Fähigkeiten und Erfahrungen, insbesondere in Bezug auf RTL-Design und FPGA-Entwicklung.
Betone relevante Erfahrungen: Hebe in deinem Lebenslauf und Anschreiben deine Erfahrungen mit VHDL, Verilog oder SystemVerilog sowie deine Kenntnisse in der FPGA-Entwicklung hervor. Zeige konkrete Projekte oder Erfolge auf, die deine Fähigkeiten belegen.
Individualisiere dein Anschreiben: Gestalte dein Anschreiben so, dass es auf Codasip und deren innovative Ansätze im Bereich der Halbleiterentwicklung eingeht. Erkläre, warum du dich für diese Position interessierst und wie du zur Vision des Unternehmens beitragen kannst.
Prüfe deine Unterlagen: Bevor du deine Bewerbung einreichst, überprüfe alle Dokumente auf Vollständigkeit und Fehler. Achte darauf, dass dein Lebenslauf aktuell ist und alle relevanten Informationen enthält.
Wie du dich auf ein Vorstellungsgespräch bei Codasip vorbereitest
✨Verstehe die RISC-V Architektur
Da Codasip auf der RISC-V Architektur basiert, solltest du dir ein tiefes Verständnis dieser Architektur aneignen. Informiere dich über die Vorteile und Möglichkeiten, die RISC-V bietet, und sei bereit, darüber zu diskutieren, wie du diese in deinen bisherigen Projekten angewendet hast.
✨Präsentiere deine RTL Design Erfahrung
Stelle sicher, dass du konkrete Beispiele für deine Erfahrungen mit RTL Design in VHDL, Verilog oder SystemVerilog parat hast. Bereite dich darauf vor, spezifische Herausforderungen zu erläutern, die du in früheren Projekten gemeistert hast, und wie du Lösungen entwickelt hast.
✨Kenntnisse über FPGA-Entwicklung demonstrieren
Sei bereit, deine praktischen Erfahrungen mit Xilinx/AMD FPGA-Entwicklungsflüssen und Vivado zu teilen. Zeige, dass du mit FPGA-Boards und physikalischen Testgeräten vertraut bist, und bringe Beispiele für Projekte, an denen du gearbeitet hast.
✨Teamarbeit und Kommunikation betonen
Da die Rolle enge Zusammenarbeit mit verschiedenen Ingenieuren erfordert, solltest du deine Fähigkeiten in der technischen Kommunikation und Teamarbeit hervorheben. Bereite Beispiele vor, in denen du erfolgreich in einem multidisziplinären Team gearbeitet hast, um komplexe Probleme zu lösen.