Auf einen Blick
- Aufgaben: Entwickle und simuliere hochleistungsfähige Phase-Locked Loops (PLLs) für innovative Mikrochip-Anwendungen.
- Arbeitgeber: Werde Teil eines preisgekrönten Unternehmens, das bahnbrechende Technologien für 5G und 6G entwickelt.
- Mitarbeitervorteile: Genieße flexible Arbeitsmöglichkeiten und spannende Unternehmensvorteile in einem dynamischen Umfeld.
- Warum dieser Job: Arbeite an zukunftsweisenden Projekten und entwickle Lösungen mit echtem Einfluss auf die Technologie von morgen.
- Gewünschte Qualifikationen: M.Sc. oder Ph.D. in Elektrotechnik mit Erfahrung in analoger/mixed-signal IC-Design, insbesondere PLLs.
- Andere Informationen: Visa-Unterstützung verfügbar – ideal für internationale Talente!
Das voraussichtliche Gehalt liegt zwischen 48000 - 84000 € pro Jahr.
PLL Design Engineer A fantastic opportunity for an experienced PLL Design Engineer to join an award-winning semiconductor company whose main product is a break-through and patented wide band width transceiver“ microchip for application in e.g. ultrafast 5G-A and 6G wireless infrastructure equipment and devices. In this role, you will be responsible for the design, simulation, and verification of high-performance Phase-Locked Loops (PLLs) used in a variety of SoC and mixed-signal applications. You will work closely with system architects, digital designers, layout engineers, and verification teams to develop robust and silicon-proven PLL solutions for advanced process nodes such as 22FDX and other FinFET/FD-SOI processes. Responsibilities – Design and development of analog/mixed-signal PLL circuits, including VCOs, phase detectors, charge pumps, loop filters, and frequency dividers. Perform schematic design, behavioral modeling, and transistor-level simulation (Spectre, HSPICE, Verilog A/AMS). Optimize for low jitter, low power, and silicon area based on project requirements. Collaborate with layout engineers to ensure layout-aware design integrity and performance. Conduct design reviews and participate in silicon validation and debugging. Provide documentation and support for integration into SoC environments Your Profile M.Sc. or Ph.D. in Electrical Engineering or related field. Solid experience in analogue/mixed-signal IC design, particularly in PLLs, high-speed wireline SerDes, DDR or other high-speed applications. Strong understanding of PLL theory, jitter analysis, and noise modeling . Experience in designing op-amps, bandgaps, differential amplifiers, VCO, PLL, DLL . Proficiency with Cadence design tools, Spectre, and behavioral modeling (Verilog -A, SystemVerilog-AMS). Full-custom analog layout techniques and the ability to take a design and do all the layout extract verification and sign-off. Experience with advanced CMOS process nodes. – Good communication skills and ability to work in a collaborative team environment . By applying to this role you understand that we may collect your personal data and store and process it on our systems. For more information please see our Privacy Notice (https://eu-recruit.com/about-us/privacy-notice/).
Phase-Locked Loop Design Engineer (PLL) - Visa Supported Arbeitgeber: European Tech Recruit

Kontaktperson:
European Tech Recruit HR Team
StudySmarter Bewerbungstipps 🤫
So bekommst du den Job: Phase-Locked Loop Design Engineer (PLL) - Visa Supported
✨Netzwerken mit Fachkollegen
Nutze Plattformen wie LinkedIn, um dich mit anderen Ingenieuren im Bereich PLL-Design zu vernetzen. Nimm an relevanten Gruppen und Diskussionen teil, um dein Wissen zu erweitern und potenzielle Kontakte zu knüpfen, die dir bei deiner Bewerbung helfen können.
✨Teilnahme an Fachkonferenzen
Besuche Konferenzen oder Workshops, die sich auf analoge/mixed-signal IC-Design konzentrieren. Dort kannst du nicht nur dein Fachwissen vertiefen, sondern auch direkt mit Vertretern von Unternehmen in Kontakt treten, die möglicherweise offene Stellen haben.
✨Aktualisiere dein Fachwissen
Halte dich über die neuesten Entwicklungen in der PLL-Technologie und den verwendeten Design-Tools auf dem Laufenden. Online-Kurse oder Webinare können dir helfen, deine Kenntnisse zu erweitern und dich als starken Kandidaten zu positionieren.
✨Praktische Erfahrungen sammeln
Falls möglich, arbeite an Projekten oder Praktika, die sich mit PLL-Design beschäftigen. Praktische Erfahrungen sind oft entscheidend, um deine Fähigkeiten zu demonstrieren und dich von anderen Bewerbern abzuheben.
Diese Fähigkeiten machen dich zur top Bewerber*in für die Stelle: Phase-Locked Loop Design Engineer (PLL) - Visa Supported
Tipps für deine Bewerbung 🫡
Verstehe die Anforderungen: Lies die Stellenbeschreibung sorgfältig durch und achte auf die spezifischen Anforderungen und Verantwortlichkeiten. Stelle sicher, dass du alle geforderten Qualifikationen und Erfahrungen in deinem Lebenslauf und Anschreiben hervorhebst.
Betone relevante Erfahrungen: Fokussiere dich in deinem Lebenslauf und Anschreiben auf deine Erfahrungen im Bereich der analogen/mixed-signal IC-Designs, insbesondere in Bezug auf PLLs und verwandte Technologien. Verwende konkrete Beispiele, um deine Fähigkeiten zu demonstrieren.
Anpassung des Lebenslaufs: Gestalte deinen Lebenslauf so, dass er die wichtigsten Fähigkeiten und Erfahrungen für die Position als PLL Design Engineer hervorhebt. Achte darauf, technische Begriffe und Tools wie Cadence, Spectre und Verilog-A zu verwenden, um deine Fachkenntnisse zu unterstreichen.
Motivationsschreiben: Verfasse ein überzeugendes Motivationsschreiben, in dem du erklärst, warum du an dieser Position interessiert bist und wie deine Fähigkeiten und Erfahrungen zur Erreichung der Unternehmensziele beitragen können. Zeige deine Begeisterung für die Technologie und das Unternehmen.
Wie du dich auf ein Vorstellungsgespräch bei European Tech Recruit vorbereitest
✨Verstehe die Grundlagen der PLL-Technologie
Stelle sicher, dass du ein tiefes Verständnis der PLL-Theorie, Jitter-Analyse und Rauschmodellierung hast. Bereite dich darauf vor, spezifische Fragen zu diesen Themen zu beantworten und zeige, dass du die Konzepte in der Praxis anwenden kannst.
✨Präsentiere deine Projekterfahrungen
Bereite Beispiele aus deiner bisherigen Arbeit vor, insbesondere solche, die sich auf die Entwicklung von analogen/mixed-signal Schaltungen beziehen. Zeige, wie du Herausforderungen gemeistert hast und welche Ergebnisse du erzielt hast.
✨Kenntnisse über Design-Tools demonstrieren
Sei bereit, deine Erfahrungen mit Cadence Design-Tools, Spectre und Verilog A/AMS zu erläutern. Möglicherweise wirst du gebeten, deine Kenntnisse in einem praktischen Test oder einer Fallstudie zu demonstrieren.
✨Teamarbeit betonen
Da die Rolle enge Zusammenarbeit mit verschiedenen Teams erfordert, solltest du Beispiele für erfolgreiche Teamprojekte parat haben. Betone deine Kommunikationsfähigkeiten und wie du zur Teamdynamik beigetragen hast.