Auf einen Blick
- Aufgaben: Verifiziere SoC-Designs und entwickle innovative Testumgebungen mit RISC-V Architektur.
- Arbeitgeber: Fraunhofer, Europas größte Organisation für angewandte Forschung.
- Mitarbeitervorteile: Flexible Arbeitszeiten, persönliche Entwicklung und ein unterstützendes Team.
- Warum dieser Job: Gestalte die Zukunft der Technologie und arbeite an spannenden Projekten.
- Gewünschte Qualifikationen: Studium in Ingenieurwesen oder Informatik und Erfahrung in SystemVerilog.
- Andere Informationen: Dynamisches Umfeld mit kreativen Freiräumen und internationalen Kollegen.
Das voraussichtliche Gehalt liegt zwischen 36000 - 60000 € pro Jahr.
Hier ist, wie Sie einen Unterschied machen werden. Als SoC Verification Engineer spielen Sie eine Schlüsselrolle bei der Pre-Silicon RTL-Verifizierung von Block- und Top-Level-SoC-Designs unter Verwendung der RISC-V-Architektur. In enger Zusammenarbeit mit funktionsübergreifenden Teams helfen Sie, eine moderne, wiederverwendbare Verifizierungsumgebung mit modernsten Methoden und metricsbasierten Ansätzen zu gestalten.
Ihre Hauptverantwortlichkeiten:
- Verstehen der Nuancen von RISC-V-Architekturen und branchenüblichen Low-Power-Architekturen zur Erstellung von Block-/Chip-Level-Testbenches unter Verwendung von Best-in-Class-Verifizierungsmethoden
- Übersetzen von Entwurfsspezifikationen in umfassende Verifizierungspläne in Zusammenarbeit mit Systemarchitekten
- Entwickeln und Pflegen von wiederverwendbaren Testbenches für die IP-/Block-Level-Verifizierung und Unterstützung der IP-Integrationsverifizierung
- Erstellen von intelligenten, constraint-random und gerichteten Testfällen, die auf RISC-V SoCs zugeschnitten sind
- Erstellen und Analysieren von Abdeckungsmodellen und Verfeinern von Tests zur Schließung von Abdeckungs-Lücken
- Debuggen von Testfehlern, Verwalten von Fehlerverfolgung und Sicherstellen der Abdeckungs-Schließung
- Leiten von Verifizierungsüberprüfungen zur Wahrung der Codierungsqualität und bewährter Praktiken in der SoC-Verifizierung
- Vorbereiten, Ausführen und Bewerten von Regressionstests
Was Sie mitbringen:
- Hochschulabschluss in (Elektro-)Ingenieurwesen, IT/Informatik oder einem anderen verwandten Bereich
- Solides Verständnis des digitalen Logikdesigns und der RISC-V-basierten SoC-Architektur
- Nachgewiesene Erfahrung mit SystemVerilog und UVM-basierten Verifizierungsumgebungen
- Sehr gute Englisch- und gute Deutschkenntnisse
- Proaktive und unabhängige Denkweise
Schön zu haben:
- Vertrautheit mit C / C++-Programmierung, Assemblersprache und objektorientierten Sprachen wie Python
- Kenntnisse über branchenübliche Schnittstellen und Busprotokolle (z.B. AXI)
- Erfahrung mit IP-Verifizierungsmethoden, Integrationsverifizierung spezifisch für RISC-V und eingebettete CPU-Verifizierung
- Interesse an Low-Power-Verifizierungstechniken und formalen Verifizierungstools (z.B. JasperGold)
Was Sie erwarten können: Fraunhofer ist nicht nur die größte Organisation für angewandte Forschung in Europa, sondern auch ein hoch bewerteter Arbeitgeber. Wie so?
- Unsere Instituts-Kultur: Wir möchten, dass sich unsere Kollegen wohlfühlen. Daher streben wir ständig danach, eine freundliche und unterstützende Arbeitsatmosphäre innerhalb unseres internationalen Teams zu gewährleisten.
- Spannende Aktivitäten: Mit Kunden und Partnern auf der ganzen Welt bieten wir ein attraktives Arbeitsumfeld in einer hochinnovativen Schlüsselindustrie mit spannenden Unternehmungen und neuen Erfahrungen.
- Raum für Kreativität: Wir möchten unseren Kollegen einen großzügigen Raum für kreative Freiheit geben, damit sie ihre eigenen Ideen einbringen und entwickeln können.
- Persönliche Entwicklung: Mit hochwertiger Unternehmensausstattung und regelmäßigen Schulungen wollen wir die bestmöglichen Arbeitsbedingungen und Entwicklungsmöglichkeiten für unsere Kollegen bieten.
- Flexible Arbeitszeiten: Aufgrund unseres breiten Angebots erleichtern wir es unseren Kollegen, ein angenehmes Gleichgewicht zwischen ihrem privaten und beruflichen Leben zu finden.
- Chancengleichheit: Unsere Wissenschaftlerinnen können beispielsweise vom Karriereprogramm »Fraunhofer TALENTA« profitieren.
Die Position ist zunächst auf 2 Jahre befristet, mit dem Ziel, sie anschließend zu verlängern. Die wöchentliche Arbeitszeit beträgt 39 Stunden. Die Position kann auch in Teilzeit besetzt werden, wobei jedoch eine möglichst vollzeitnahe Besetzung bevorzugt wird. Wir schätzen und fördern die Vielfalt der Fähigkeiten unserer Mitarbeiter und begrüßen daher alle Bewerbungen - unabhängig von Alter, Geschlecht, Nationalität, ethnischer und sozialer Herkunft, Religion, Ideologie, Behinderung, sexueller Orientierung und Identität. Die Einstellung, Vergütung und Sozialleistungen basieren auf dem Tarifvertrag für den öffentlichen Dienst (TVöD).
System on Chip (SoC) Verification Engineer (all genders) Arbeitgeber: Fraunhofer IIS
Kontaktperson:
Fraunhofer IIS HR Team
StudySmarter Bewerbungstipps 🤫
So bekommst du den Job: System on Chip (SoC) Verification Engineer (all genders)
✨Tipp Nummer 1
Netzwerken ist der Schlüssel! Nutze Plattformen wie LinkedIn, um mit Fachleuten aus der Branche in Kontakt zu treten. Teile deine Projekte und Erfahrungen, um sichtbar zu werden und vielleicht sogar Empfehlungen zu erhalten.
✨Tipp Nummer 2
Bereite dich auf technische Interviews vor! Übe typische Fragen zur SoC-Verifikation und RISC-V-Architekturen. Wir empfehlen, Mock-Interviews mit Freunden oder Kollegen durchzuführen, um dein Selbstvertrauen zu stärken.
✨Tipp Nummer 3
Zeige deine Leidenschaft für die Technologie! Sprich über deine Projekte und was dich an der SoC-Verifikation begeistert. Arbeitgeber suchen nach Kandidaten, die nicht nur die Fähigkeiten haben, sondern auch wirklich interessiert sind.
✨Tipp Nummer 4
Bewirb dich direkt über unsere Website! Das zeigt dein Interesse und gibt dir die Möglichkeit, dich von anderen Bewerbern abzuheben. Außerdem kannst du sicherstellen, dass deine Bewerbung direkt bei den richtigen Leuten landet.
Diese Fähigkeiten machen dich zur top Bewerber*in für die Stelle: System on Chip (SoC) Verification Engineer (all genders)
Tipps für deine Bewerbung 🫡
Mach deine Hausaufgaben: Bevor du mit deiner Bewerbung anfängst, schau dir unsere Website genau an. Verstehe, was wir bei StudySmarter machen und wie du als SoC Verification Engineer einen Unterschied machen kannst. Das zeigt uns, dass du wirklich interessiert bist!
Sei präzise und klar: Wenn du deine Bewerbung schreibst, achte darauf, dass du klar und präzise bist. Verwende die Begriffe aus der Stellenbeschreibung, um zu zeigen, dass du die Anforderungen verstehst. Das macht es uns leichter, deine Qualifikationen zu erkennen.
Zeig deine Leidenschaft: Erzähle uns in deinem Anschreiben, warum du dich für die RISC-V Architektur und SoC-Verifikation begeisterst. Deine Leidenschaft kann den Unterschied machen und uns überzeugen, dass du die richtige Person für unser Team bist!
Bewirb dich über unsere Website: Vergiss nicht, deine Bewerbung über unsere Website einzureichen! Das sorgt dafür, dass wir alle Unterlagen an einem Ort haben und erleichtert uns die Bearbeitung deiner Bewerbung. Wir freuen uns auf deine Unterlagen!
Wie du dich auf ein Vorstellungsgespräch bei Fraunhofer IIS vorbereitest
✨Verstehe die RISC-V Architektur
Mach dich mit den Feinheiten der RISC-V Architektur vertraut. Lies aktuelle Artikel oder schaue dir Tutorials an, um ein tiefes Verständnis zu entwickeln. Das wird dir helfen, während des Interviews gezielte Fragen zu beantworten und deine Kenntnisse zu demonstrieren.
✨Bereite konkrete Beispiele vor
Überlege dir spezifische Projekte oder Erfahrungen, die du in der Vergangenheit hattest, insbesondere im Bereich der SoC-Verifikation. Sei bereit, diese Beispiele zu erläutern und zu zeigen, wie du Herausforderungen gemeistert hast.
✨Fragen zur Unternehmenskultur
Bereite einige Fragen zur Unternehmenskultur und den Entwicklungsmöglichkeiten vor. Zeige Interesse an der Arbeitsatmosphäre und wie das Unternehmen seine Mitarbeiter unterstützt. Das zeigt, dass du nicht nur an der Position, sondern auch am Team interessiert bist.
✨Technische Fähigkeiten betonen
Stelle sicher, dass du deine Kenntnisse in SystemVerilog, UVM und anderen relevanten Technologien hervorhebst. Bereite dich darauf vor, technische Fragen zu beantworten oder sogar kleine Probleme zu lösen, um deine Fähigkeiten zu demonstrieren.